Параллельный статический регистр. 


Мы поможем в написании ваших работ!



ЗНАЕТЕ ЛИ ВЫ?

Параллельный статический регистр.



 

 

Схема параллельного статического регистра представлена на рис 15-11.

Рис. 15-11. Схема параллельного статического регистра.

Условное обозначение параллельного статического регистра:

Запись и хранение в параллельном статическом регистре.

Начальное состояние или ввод равняется «0», т.е. ввод отсутствует. На входах RS триггеры устанавливаются «1». Далее на х2=0, на х1=1, а при состоянии (запись и чистка) = 1 переключает логический элемент и на входе RS триггера T1 появляется 0, а Q1=1. (Смотри работу RS триггера). На входе T2 остается 1 и соответственно на выходе T2 Q2=0.

Описанную работу регистра – это запись информации в регистр и ее хранение.

Считывание (рисунок 15-11).

На выходах у1 и у2, работающих в режиме хранения устанавливаются 0 при =1, на у1=1, на у2=0. Это и есть процесс считывания информации.

Параллельный регистр построенный на “n” триггерах (рисунок 4-12).

В исходное состояние (нулевое) на все n-триггеров необходимо подать TR=1 (TR подсоединяется ко всем RS триггерам к R см. предыдущую схему) запись и чистка.

Чтобы запомнить число х1 значение всех всех его n разрядов подаются на входы хi. Подача сигнала Тпр(прямой)(это тактовый импульс). С числом х1i1, хi2, …, хin), которое хранится в регистре, могут выполняться поразрядные сложение числа, умножение и т.д. Когда подаются сигналы Тпр следующие, триггеры, хранящие значение «1» в разрядах числа х1, сохраняют своё состояние каким бы ни было значение одноименного разряда х2, а хранившие «0» либо сохраняют его(если значение одноименного разряда х2=0), либо переключаются в «1», если в разряде числа х2 есть «1».

 

 

Рис. 15-12. Схема п араллельного регистра, построенный на “n” триггерах.

Ввод:

Вывод:

Последовательные сдвигающие регистра(RG )

В таких регистрах ввод-вывод регистрируемого кода производится последовательно разряд за разрядом со сдвигами (передачей) состояния предыдущего триггера последующему.

i-1 i i+1
     
     
     
     
     

1 – вправо

0 – влево
Сдвиг вправо на 1 разряд соответствует операции деления на 2, а сдвиг влево на 1 разряд соответствует операции умножения.

Последовательный регистр, построенный на D-триггерах(рис 15-13).

Рис. 15-13. Последовательный регистр, построенный на “D” триггерах А) и его временная диаграмма Б).

Условное обозначение последовательного регистра на D-триггерах:

По приходу тактового импульса «С» первый D-триггер записывает код «х» («0» или «1»), находящийся в этот момент на его D-входе, а каждый следующий D-триггер переключается в состояние, в котором до этого находился предыдущий. Таким образом записываемый сигнал проходит со входа D-триггера к выходу “Q” с задержкой, имеющий длительность большую, чем передний фронт тактового импульса. В этот момент и происходит запись информации. Каждый тактовый импульс последовательно сдвигает код числа в регистре на один разряд. Для записи «n»-разрядного кода необходимо «n» тактовых импульсов.



Поделиться:


Последнее изменение этой страницы: 2017-01-26; просмотров: 392; Нарушение авторского права страницы; Мы поможем в написании вашей работы!

infopedia.su Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Обратная связь - 3.149.229.253 (0.004 с.)