Режим SRAM без мультиплексирования 


Мы поможем в написании ваших работ!



ЗНАЕТЕ ЛИ ВЫ?

Режим SRAM без мультиплексирования



Параметры на стадии уточнения…

Режим SRAM с мультиплексированием адреса и синхронизацией 1х

Параметры на стадии уточнения…

Режим SRAM с мультиплексированием адреса и синхронизацией 2х

Параметры на стадии уточнения…

Режим SRAM LPC с мультиплексированием адреса/данных и синхронизацией 1x

Параметры на стадии уточнения…

Режим SRAM LPC с мультиплексированием адреса/данных и синхронизацией 2x

Параметры на стадии уточнения…

SDRAM

Таблица 24.5. Характеристики интерфейса EBI при подключении SDRAM

Обозн. Параметр Режим синхронизации 1х Режим синхронизации 2х Единица измерения
Мин. Макс. Мин. Макс.
            нс
            нс
            нс
            нс
            нс
            нс
            нс
            нс
            нс
            нс

Битный режим SDRAM с синхронизацией 1х

Параметры на стадии уточнения…

Битный режим SDRAM с синхронизацией 2х

Параметры на стадии уточнения…

Описание регистров модуля EBI

CTRL - регистр управления модулем EBI

Бит                  
+0x00
SDDATAW[1:0] LPCMODE[1:0] SRMODE[1:0] IFMODE[1:0]
CTRL
Чтение/запись Чт/Зап Чт/Зап Чт/Зап Чт/Зап Чт/Зап Чт/Зап Чт/Зап Чт/Зап
Нач значение                

· Биты 7:6 - SDDATAW[1:0]: настройки разрядности данных интерфейса SDRAM

От данных бит зависит разрядность шины данных при подключении SDRAM (см. таблицу 24.6).

Таблица 24.6. Режим SDRAM

SDDATAW[1:0] Групповая конфигурация Описание
  4BIT 4-битная шина данных
  8BIT(1) 8-битная шина данных
  - (резерв)
  - (резерв)

· 8-битная шина данных доступна только у 4-портового интерфейса EBI.

· Биты 5:4 - LPCMODE[1:0]: режим SRAM с сокращенным числом выводов

Данные биты предназначены для настройки конфигурации SRAM LPC (см. таблицу 24.7).

Таблица 24.7. Режим SRAM LPC

SDDATAW[1:0] Групповая конфигурация ALE Описание
  ALE1 ALE1 Данные мультиплексируются с байтом адреса 0
  - - (резерв)
  ALE12(1) ALE1, 2 Данные мультиплексируются с байтами адреса 0 и 1
  - - (резерв)

· Конфигурация ALE12 не поддерживается у 2-портового интерфейса EBI.

· Биты 3:2 - SRMODE[1:0]: режим SRAM

Данные биты предназначены для настройки конфигурации SRAM (см. таблицу 24.8).

Таблица 24.8. Режим SRAM

SRMODE[1:0] Групповая конфигурация ALE Описание
  ALE1 ALE1 Мультиплексируются байты адреса 0 и 1
  ALE2(1) ALE2 Мультиплексируются байты адреса 0 и 2
  ALE12(1) ALE1, 2 Мультиплексируются байты адреса 0, 1 и 2
  NOALE Не исп. Мультиплексирование адреса не используется

· Конфигурации ALE2 и NOALE доступны только у 4-портового интерфейса EBI.

· Биты 1:0 - IFMODE[1:0]: режим интерфейса EBI

Данные биты предназначены для выбора режима интерфейса EBI и количества портов, которые участвуют в работе EBI и перекрываются им (см. таблицу 24.9).

Таблица 24.9. Режим EBI

IFMODE[1:0] Групповая конфигурация Описание
  DISABLED EBI отключен
  3PORT EBI работает как 3-портовый интерфейс
  4PORT EBI работает как 4-портовый интерфейс
  2PORT EBI работает как 2-портовый интерфейс

SDRAMCTRLA - регистр A управления SDRAM

Бит                  
+0x01
- - - - SDCAS SDROW SDCOL[1:0]
SDRAMCTRLA
Чтение/запись Чт. Чт. Чт. Чт. Чт/Зап Чт/Зап Чт/Зап Чт/Зап
Нач значение                

· Биты 7:4 - Res: резервные биты

Данные биты являются резервными и всегда считываются с нулевым значением.

· Бит 3 - SDCAS: задержка сигнала CAS

Данный бит задает задержку сигнала CAS количеством циклов сигнала синхронизации CLKPER2. По умолчанию данный бит равен нулю, а задержка CAS равна двум циклам CLKPER2. Если в данный бит записать единицу, то задержка CAS будет равна трем циклам CLKPER2.

· Бит 2 - SDROW: количество бит строк SDRAM

Данный бит предназначен для задания количества бит строк, используемых для подключения к SDRAM. По умолчанию, данный бит равен нулю, а количество используемых бит строк равно 11. Если же в данный бит записать единицу, то количество используемых бит строк будет равно 12.

· Бит 1:0 - SDCOL[1:0]: количество бит столбцов SDRAM

Данные биты предназначены для задания количества бит столбцов, которые используются для подключения SDRAM (см. таблицу 24.10).

Таблица 24.10. Биты столбцов SDRAM



Поделиться:


Последнее изменение этой страницы: 2016-12-30; просмотров: 270; Нарушение авторского права страницы; Мы поможем в написании вашей работы!

infopedia.su Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Обратная связь - 3.144.253.161 (0.005 с.)