Заглавная страница Избранные статьи Случайная статья Познавательные статьи Новые добавления Обратная связь FAQ Написать работу КАТЕГОРИИ: АрхеологияБиология Генетика География Информатика История Логика Маркетинг Математика Менеджмент Механика Педагогика Религия Социология Технологии Физика Философия Финансы Химия Экология ТОП 10 на сайте Приготовление дезинфицирующих растворов различной концентрацииТехника нижней прямой подачи мяча. Франко-прусская война (причины и последствия) Организация работы процедурного кабинета Смысловое и механическое запоминание, их место и роль в усвоении знаний Коммуникативные барьеры и пути их преодоления Обработка изделий медицинского назначения многократного применения Образцы текста публицистического стиля Четыре типа изменения баланса Задачи с ответами для Всероссийской олимпиады по праву Мы поможем в написании ваших работ! ЗНАЕТЕ ЛИ ВЫ?
Влияние общества на человека
Приготовление дезинфицирующих растворов различной концентрации Практические работы по географии для 6 класса Организация работы процедурного кабинета Изменения в неживой природе осенью Уборка процедурного кабинета Сольфеджио. Все правила по сольфеджио Балочные системы. Определение реакций опор и моментов защемления |
Показатели качества распознаванияСодержание книги
Похожие статьи вашей тематики
Поиск на нашем сайте
Показатели качества распознавания – совокупность показателей, характеризующих возможности РТС по решению задачи распознавания ВО. К показателям качества распознавания воздушных объектов относятся: виды и количество классов распознаваемых воздушных объектов (библиотека классов); · вероятность правильного распознавания класса воздушного объекта; · вероятность ошибочного распознавания класса воздушного объекта; · матрица вероятностей распознавания воздушных объектов; · дальность распознавания воздушных объектов; · зона распознавания воздушных объектов; · время распознавания воздушных объектов; · помехоустойчивость распознавания воздушных объектов; · имитоустойчивость распознавания воздушных объектов; · разрешающая способность средства распознавания по дальности и (или) угловым координатам; · пропускная способность средства распознавания воздушных объектов. Дадим определения перечисленным показателям. Вероятность правильного распознавания класса воздушного объекта –вероятность принятия решения о принадлежности наблюдаемого объекта к одному из входящих в заданный алфавит классов при условии, что данный объект действительно относится к этому классу. Вероятность ошибочного распознавания класса воздушного объекта – вероятность принятия решения о принадлежности наблюдаемого объекта к одному из входящих в заданный алфавит классов при условии, что данный объект в действительности относится к другому классу. Матрица вероятностей распознавания воздушных объектов – квадратная матрица, размерность которой совпадает с числом классов воздушных объектов, определенных заданным алфавитом. По диагонали матрицы расположены вероятности правильного распознавания классов объектов, остальные элементы являются вероятностями ошибочных решений распознавания относительно классов воздушных объектов, их численные значения находятся на пересечении столбцов и строк матрицы. Дальность распознавания воздушных объектов – дальность до обнаруженного объекта, на которой обеспечивается его правильное распознавание с заданной вероятностью. Зона распознавания воздушных объектов – область пространства наблюдения воздушного объекта, в пределах которой обеспечивается его правильное распознавание с заданной вероятностью. Время распознавания воздушных объектов – временной интервал, за который обнаруженный воздушный объект правильно распознается с заданной вероятностью. Помехоустойчивость распознавания воздушного объекта –способность средства и (или) системы распознавания обеспечивать правильное распознавание обнаруженного воздушного объекта с заданными характеристиками в условиях воздействия преднамеренных и естественных помех. Имитоустойчивость распознавания воздушных объектов –способность средства и (или) системы распознавания обеспечивать правильное распознавание обнаруженного воздушного объекта с заданными характеристиками в условиях использования (имитации) противником признаков распознавания. Разрешающая способность средства распознавания по дальности и (или) угловым координатам – минимальное расстояние по дальности и (или) угловым координатам между воздушными объектами, при которых средство распознавания обеспечивает их правильное распознавание раздельно с заданными характеристиками. Пропускная способность средства распознавания воздушных объектов – количество воздушных объектов, правильно распознаваемых в единицу времени с заданными характеристиками.
ВОПРОС №30 На значение специализированного вычислителя. Специализированный вычислитель (СВ) представляет собой ЭВМ специального назначения третьего поколения. Предназначен для решения специализированных задач обработки информации в комплексах средств автоматизации. В зависимости от использования СВ решаются следующие задачи: а) в комплексе средств отображения и управления: - подготовка информации для отображения ее на рабочих местах (РМ) лиц боевого расчета (ЛБР); - обеспечение взаимодействия лиц ЛБР с ЦВК посредством команд, вводимых с пультовой аппаратуры РМ; б) в комплексе средств передачи информации: - приём информации от ЦВК, формирование кодограмм обмена в соответствии с типом абонента и выдача её пословно в устройство сопряжения с дискретными каналами связи (УСДК); - приём информации из УСДК, преобразование к виду, принятому в ЦВК и её выдача. в) в комплексах обработки радиолокационной информации: - завязка трасс и автоматическое сопровождение воздушных объектов, селекция и отождествление воздушных объектов и т. д. (вторичная обработка РЛИ); - пересчёт координат воздушных объектов из полярной системы в прямоугольную и наоборот; - выдача целеуказаний на РЛС для обнаружения воздушных объектов и уточнение их характеристик; г) в комплексах диагностики: - локализация неисправностей в блоках и типовых элементах замены с помощью специальных тестов (алгоритмов); - перезапись информации в кассеты блока ДЗУ – Э. д) в комплексах построения отчётных документов: - формирование различных моделей боевых действий и выдача их на печать. СВ представляет собой многопроцессорный вычислительный комплекс (ВК) с блочно-модульным построением запоминающих устройств (ЗУ). В зависимости от архитектуры построения спецвычислителя различают следующие его модификации: СВ, СВ-01, СВ-02, СВ-04. Эти модификации имеют общие функциональные устройства и различаются только количеством процессоров, емкостью оперативной и долговременной памяти и решаемыми функциональными задачами. a. Состав СВ В состав СВ входят следующие функциональные устройства (рис.1): 1. Вычислительное устройство 2. Устройство обмена. Эти устройства можно объединить термином процессоры. (В технической документации на СВ под термином процессор подразумевается вычислительное устройство и устройство обмена). 3. Запоминающие устройства: - долговременное запоминающее устройство (ДЗУ-Э-8КМ); - постоянное запоминающее устройство (ПЗУ); - программируемое постоянное запоминающее устройство (ППЗУ); - оперативное запоминающее устройство (ОЗУ-4К); 4. Устройство управления внутренним магистральным каналом (УК). 5. Внутренний магистральный канал в составе: - 18-ти разрядная магистраль адреса (МА) - 36-ти разрядная магистраль чтения (МЧт) - 36-ти разрядная магистраль записи (МЗп) 6. Кодовые шины управления (КШУ1, КШУ2) 7. Пульт оперативного управления СВ (ПОУ СВ) 8. Блоки питания. Рис 1. Структура СВ Вычислительное устройство (ВчУ) является основным операционным устройством СВ, предназначенным для обработки цифровой и логической информации, реагирования на сигналы прерывания внешних устройств и управления программами устройства обмена. Устройство обмена (УО) предназначено для организации обмена информацией между ОЗУ и абонентами СВ независимо от ВчУ с минимальным количеством прерываний рабочей программы, необходимых для запроса словосостояния устройства обмена и каналов, выдачи разовых команд, запуска и останова каналов. Устройство управления каналом (УК) предназначено для управления взаимодействием нескольких процессоров (УО или ВчУ) с блоками памяти, управления конфигурацией запоминающих устройств и выработки синхронизирующих сигналов для ВчУ и УО. Одно устройство управления каналом (УК) СВ может обеспечить работу со встроенным резервом запоминающих устройств и процессоров в режиме многопроцессорного комплекса, а также комплексирования СВ в однородной многомашинной вычислительной системе. Конфигурация рабочих и резервных блоков памяти осуществляется с помощью программно управляемого регистра конфигурации системы, находящегося в УК, а конфигурация процессоров осуществляется изменением программ, выполняемых ВчУ и УО. Оперативное запоминающее устройство (ОЗУ) предназначено для хранения текущей входной и выходной информации СВ, а также оперативной и рабочей информации программ. Долговременное запоминающее устройство (ДЗУ) служит для хранения программ и сменных констант, с возможностью перезаписи на специальном стенде. Постоянное запоминающее устройство (ПЗУ) предназначено для хранения редко изменяющейся информации: таблиц функций, констант, тестовых и сервисных программ. Пульт оперативного управления (ПОУ СВ) предназначен для ручного управления режимами работы СВ и контроля его функционирования в процессе боевой работы и технического обслуживания. Внутренний магистральный канал (ВМК) обеспечивает информационную связь между ЗУ и блоками ВчУ и УО в процессе работы СВ. b. Основные технические характеристики СВ Система команд и структура устройств СВ обеспечивает построение вычислителя со следующим максимальным составом аппаратуры: - максимальное число блоков ДЗУ по 8К 36-разрядных слов (32 информационных + 4 контрольных) - 8 (4 резервных и 4 рабочих, или при работе без резерва 8 рабочих); - емкость одного блока ДЗУ с электрической перезаписью информации – 8K 36-разрядных слов разрядных слов (32 информационных + 4 контрольных) (команд, констант); - максимальное число блоков ОЗУ по 4К 36-разрядных слов разрядных слов (32 информационных + 4 контрольных) - 7 (1 резервный и 6 рабочих, или при работе без резерва 7 рабочих); - емкость одного блока ОЗУ – 4К 36-разрядных слов разрядных слов (32 информационных + 4 контрольных); - суммарное количество процессоров УО и ВчУ в любом сочетании не может быть больше 8; - быстродействие при выполнении арифметических и логических операций - около 2·105 операций в секунду; - разрядность обрабатываемой ВчУ информации - 18 разрядов (16 информационных и 2 контрольных); - форма представления чисел - с фиксированной запятой в дополнительном - схема приоритетного прерывания текущих программ от внешних сигналов и сигналов, вырабатываемых схемами аппаратного контроля - 16-ти канальная (хотя в системе используются только 5 каналов: 3 канала с РМ и 2 канала с ЦВК); - количество уровней прерывания - один (то есть прерывание в прерывании запрещено); - время вхождения в программу прерывания - не более 25 мкс; - способ реализации прерывания - аппаратно-программный; - количество каналов обмена с внешними устройствами - 4. - типы каналов - селекторные. - разрядность информационных слов в каналах от 1 до 36. - способ обмена информацией - последовательным кодом; - потребляемая мощность - не превышает 1,3 кВт; - предельная скорость обмена информацией-185 тыс. слов/сек. - первичное электропитание - 220 ± 5% В частотой 400±5% Гц, обдув аппаратуры воздухом производится с производительностью - не менее 360 м/час с температурой от + 5 С до + 30 С.
ВОПРОС №31 Взаимодействие элементов СВ в режимах "МОДИФИЦИРОВАННАЯ ЗАПИСЬ" и "ЧТЕНИЕ". c. Принцип взаимодействия устройств СВ Взаимодействие между устройствами, входящими в состав СВ, организуется через ВМК. Основными видами взаимодействия являются: 1. информационный обмен процессоров (УО или ВчУ) с ЗУ (ДЗУ, ОЗУ, ПЗУ) и регистрами УК; 2. взаимодействие между ВчУ и УО; 3. информационный обмен между ВчУ и ПОУ СВ; Информационный обмен осуществляется посредством ВМК: - по МА передаётся 18-ти разрядный адрес ячейки ЗУ (16 информационных + 2 контрольных) от процессора к модулю ЗУ. Адрес ячейки состоит из адреса модуля и адреса ячейки в модуле, при этом адрес ячейки в модуле ОЗУ составляет 12 разрядов, адрес ячейки ДЗУ 13 разрядов. Адресом модуля ЗУ является его номер, адресом ячейки является номер ячейки в блоке. 12 младших разрядов МА используются для передачи команд и нформации из ВчУ в регистры УК(РгУК). - по МЧт передаётся 36-ти разрядное слово от ЗУ к процессору разрядных слов (32 информационных + 4 контрольных), а также 9-ти разрядное слово от РгУк к ВчУ. - по МЗп передаётся 36-ти разрядное слово разрядных слов (32 информационных + 4 контрольных) от процессора к ЗУ. Управление этим обменом осуществляется УК, которое в СВ выполняет функции системы приоритетного обслуживания заявок ВчУ и УО на обращение к ЗУ. УК имеет 8 рангов приоритетов для подключения процессоров. УО имеет наивысший (0-й приоритет), а ВчУ – низший (7-ой приоритет). Управление внутренним обменом УК осуществляет путём выдачи управляющих сигналов по кодовым шинам управления (КШУ). КШУ1 связывает УК и процессоры. КШУ2 связывает УК и модули ЗУ. По КШУ1 передаются следующие сигналы: - ТрОбр1-0…ТрОбр1-7 (Требование обращения 1). Требование обращения процессора к модулю ЗУ для считывания информации по определённому адресу. Передаётся в УК процессором, желающим обратиться к модулю памяти. Номер модуля памяти является его адресом (АМ) и выдается процессором в магистраль адреса (4 старших разряда МА). - ТрОбр2-0…ТрОбр2-7 (Требование обращения 2). Требование обращения процессора к ОЗУ для записи информации по определённому адресу. Передаётся в УК процессором, спустя некоторое время после сигнала ПрС, если данный процессор производит запись информации в память. - ВдА0…ВдА7 (Выдача адреса). Сигнал процессору на выдачу адреса требуемой ячейки ЗУ в магистраль адреса. Выдаётся УК тому процессору, требование на обращение 1 которого удовлетворенно. - ПрС0…ПрС7 (Приём слова). Сигнал процессору на приём считанной из ЗУ информации по затребованному адресу. Выдаётся УК тому процессору, требование на обращение 1 которого удовлетворенно. Сигнал разрешает приём слова из МЧт. - ВдС0…ВдС7 (Выдача слова). Сигнал процессору на выдачу слова информации в МЗп для записи его в ОЗУ по требуемому адресу. Выдаётся УК тому процессору, требование на обращение 2 которого удовлетворенно. Сигнал разрешает выдачу слова в МЗп. По КШУ 2 передаются следующие сигналы: - Обр1-0…Обр1-15 (Обращение 1). Сигнал, выдаваемый в ЗУ, для считывания информации по заданному адресу. Выдаётся УК незанятому модулю памяти, в случае если требование обращения от данного процессора удовлетворенно. Сигнал включает в работу данный модуль памяти. - Зан-0…Зан-15 (Занятость). Сигнал, запрещающий обращение к ЗУ до завершения начатого цикла работы. Выдаётся модулем ЗУ. Используется УК для анализа занятости модуля ЗУ, к которому адресуется требования на обращение. Сигнал выдаётся спустя 8 нс после прихода сигнала Обр1. Длительность его лежит в пределах 1,3 мкс (при чтении); - Гот-0…Гот-15 (Готовность). Сигнал о готовности ЗУ к выдаче или приёму информации. Выдаётся модулем памяти через 1,2 мкс после прихода сигнала Обр1. Сигнал используется для определения процессора, к которому адресуется считанное слово. - Обр2-0…Обр2-7 (Обращение 2). Сигнал в ОЗУ для записи информации по заданному адресу. Выдаётся УК тому модулю памяти, который получил сигнал Обр1 и признак записи. Сигнал управляет режимом записи выбранного модуля памяти. Взаимодействие процессоров с ЗУ под управлением УК построено по синхронному принципу. Это означает, что пользование любой магистралью происходит в течение времени, равном периоду тактирования. (Fтакт = 1,5 МГц, Тп = 665 нсек). Взаимодействие ВчУ и УО осуществляется путем из ВчУ в УО разовых команд. Информационный обмен между ВчУ и ПОУ СВ осуществляется по управляющим, информационным шинам, а также по шинам индикации. d. Чтение информации из ЗУ (режим “ Чтение “). При обращении к ЗУ в режиме чтения информации процессор устанавливает в МА адрес ячейки ЗУ, к которой осуществляется обращение, а по КШУ1 процессор выдаёт вУК сигнал ТрОБР1, который является заявкой процессора на обращении к ЗУ. Полный адрес ячейки ЗУ состоит из адреса модуля и адреса ячейки. Четыре старших разряда магистрали адреса (АМ0…АМ3) подключены к УК. По этим разрядам МА передаётся адрес модуля, где находится ячейка памяти, к которой осуществляется обращение. Код, содержащийся в старших разрядах магистрали адреса АМ0…АМ3 – номер модуля определённого ЗУ, к которому процессор требует обращения, он передаётся в УК процессором, желающим обратиться к данному модулю памяти одновременно с сигналом ТрОбр1. УК производит анализ этих сигналов с целью определения, свободен ли в данном такте работы УК требуемый модуль ЗУ, и нет ли в данном такте работы обращения более приоритетного процессора к незанятому модулю ЗУ. Если требуемый модуль ЗУ свободен, и нет обращения к незанятому модулю со стороны более приоритетного процессора, то УК разрешает процессору, выставившему заявку на обращение к ЗУ, выдачу адреса ячейки ЗУ. Для этого УК выдает в процессор по КШУ1 сигнал ВдА и запускает в работу требуемый модуль ЗУ путём выдачи по КШУ2 сигнала ОБР1. В результате выдачи этих сигналов производятся следующие действия: - процессор выдаёт в МА адрес требуемой ячейки ЗУ; - в ЗУ возбуждается (начинает работать) схема управления, куда заносится адрес ячейки памяти и формируется сигнал ЗАН, используемый для анализа занятости ЗУ при обращении к нему процессоров (исключается обращение к занятому модулю другого процессора). - примерно через 1 мкс после поступления сигнала ОБР1 сигнал ЗАН снимается, а через 1,2 мкс ЗУ по КШУ 2 выдаёт в УК сигнал готовности (ГОТ) и в МЧт считанную 36-ти разрядную информацию из ячейки с заданным адресом. - по сигналу ГОТ УК по КШУ1 выдаёт в процессор, требовавший обращения к ЗУ, сигнал приём слова (ПрС), по которому производится приём считанной информации из МЧт в процессор. На этом взаимодействие процессора и модуля ЗУ в режиме “Чтение” завершается. Последовательность обмена сигналами управления при взаимодействии процессора с ЗУ в режиме “Чтение” представлена на рис 2. Рис.2. Схема обмена сигналами ВчУ-УК-ЗУ в режиме “Чтение”
Алгоритм взаимодействия устройств СВ в режиме чтения информации представлен на рис 4. a. Запись информации в ЗУ (режим “ Модифицированная запись”). Режим записи можно разделить на две фазы. В первой фазе информация считывается из ЗУ, как и в режиме “Чтение”. Отличие от режима “Чтение” состоит в том, что одновременно с выдачей в МА адреса ячейки памяти, процессор выдаёт по специальной шине признак записи (ПрЗп), а в ЗУ момент снятия сигнала ЗАН отсчитывается не от сигнала Обр1, а от сигнала Обр2. После получения информации из МЧт по сигналу ПрС и обработки её процессор по КШУ1 выдаёт в УК сигнал ТрОбр2. Если в данном такте работы УК не поступил сигнал ТрОБР2 от более приоритетного процессора, то УК посылает в процессор по КШУ1 сигнал “выдача слова“ (ВдС), а в ЗУ по КШУ2 – сигнал Обр2. В противном случае (если есть сигнал ТрОбр2 от более приоритетного процессора) обслуживание процессора откладывается до следующего такта работы УК. По сигналу ВдС процессор выдаёт в МЗп сформированную для записи в ячейку памяти информацию. На этом процесс обмена информацией в режиме “Модифицированная запись” заканчивается. Последовательность обмена сигналами управления при взаимодействии процессора с ЗУ в режиме “Модифицированная запись” представлена на рис 3. Рис.3. Схема обмена сигналами ВчУ-УК-ЗУ в режиме
Алгоритм взаимодействия устройств СВ в режиме записи информации представлен на рис 5. Рис.4. Алгоритм взаимодействия устройств СВ в режиме “Чтение”
Рис.5. Алгоритм взаимодействия устройств СВ в режиме “Модифицированная запись”
ВОПРОС №32 Запоминающее устройство (ЗУ) вычислительной машины – комплекс технических средств, предназначенных для записи, хранения и выдачи информации, представленной в виде цифровых кодов. Ввиду наличия большого числа признаков, по которым можно классифицировать ЗУ, ограничимся лишь теми, которые характеризуют ЗУ с точки зрения особенностей их функционирования и назначения. По методу поиска информации ЗУ подразделяются на адресные и безадресные. В адресных ЗУ поиск информации осуществляется по адресу ячейки памяти, в которой она хранится. Безадресные ЗУ можно разделить на ассоциативные и магазинные (стековые). В ассоциативных ЗУ поиск информации осуществляется по признакам самой информации (по содержанию ячейки). В магазинных (стековых) ЗУ (в отличие от адресных и ассоциативных) обращение к ячейкам возможно только в определённом порядке, при этом чтение производится в последовательности обратной записи. По способу записи и считывания многоразрядных слов ЗУ делится на параллельные и последовательные. В параллельных ЗУ n – разрядное слово записывается и считывается одновременно всеми своими разрядами. Устройство должно содержать n идентичных записывающих и считывающих элементов. В последовательных ЗУ запись и считывание производится последовательно во времени – разряд за разрядом. Это увеличивает время обращения к ЗУ, однако объём оборудования уменьшается. По способу хранения информации различают статические и динамические ЗУ. В статических ЗУ хранимая информация фиксируется (неподвижна) по отношению к носителю в течение всего времени хранения. Примерами статических ЗУ являются устройства на ферритовых сердечниках, электронно–лучевых трубках и т. д. В динамических ЗУ информация находится в непрерывном движении по отношению к запоминающей среде (ЗУ на линиях задержки). По характеру обращения к ячейкам памяти различают ЗУ с последовательным и произвольным обращением. В ЗУ с последовательным обращением считывание (запись) информации производится в строго определённом порядке при обязательном перемещении носителя относительно считывающих и записывающих элементов. Примерами ЗУ с последовательным обращением являются ЗУ на магнитных лентах, барабанах, дисках. В ЗУ с произвольным обращением время, необходимое для записи или считывания слова информации, является постоянной величиной, практически не зависящей от того, к какой ячейке ЗУ производится обращение, и определяется только быстродействием схем, осуществляющих выборку (ЗУ на ферритовых сердечниках). По характеру считывания информации ЗУ делятся на устройства со считыванием без разрушения и с разрушением информации. По функциональному назначению общепринятой считается следующая классификация ЗУ: регистровые, сверхоперативные, оперативные, постоянные и полупостоянные, внешние, буферные запоминающие устройства. Основу регистровой памяти составляют регистры. Регистр (RG) - это узел вычислительной машины представляющий собой упорядоченную совокупность электронных запоминающих элементов с системой управления входными и выходными сигналами и предназначенный для выполнения следующих основных микроопераций над n- разрядным входным кодом X1 X2 X3…Xn-1Xn: - установка (сброс) регистра в состояние 000 … 00; - установка регистра в состояние 111 … 11; - приём и хранение в регистре кода числа X1X2X3…Xn-1Xn, где Xi (i=1,2,3…n)- двоичное значение переменной данного разряда, равное «0» или «1»; - передача числа из регистра в прямом или обратном коде; - сдвиг хранимого в регистре кода на заданное число разрядов вправо или влево; - преобразование представления кода из параллельной формы записи в последовательную и, наоборот, при приёме или выдаче n- разрядного кода. В регистрах также могут выполняться поразрядные логические и арифметические микрооперации над кодами двух чисел X1X2X3…Xn-1Xn и Y1Y2Y3…Yn-1Yn. Регистровая память используется обычно во всех устройства ЭВМ. Регистры современных ЭВМ выполняются на тех же элементах, что и логические схемы. Сверхоперативные ЗУ (СОЗУ, RAM)- ЗУ, имеющие быстродействие, соизмеримое с быстродействием процессора, и служащие для хранения ряда чисел, необходимых для выполнения некоторой текущей последовательности команд программы. Выборка и запись программ в СОЗУ может быть адресной (прямой), магазинной, ассоциативной. Оперативные запоминающие устройства (ОЗУ, RAM) ОЗУ – ЗУ, имеющие информационную ёмкость, достаточную для выполнения программ или их частей, и работающие с циклом, который в несколько раз больше цикла работы процессора. Разделение основного ОЗУ на ряд модулей (блоков, секций) позволяет увеличить его быстродействие, за счёт совмещения различных фаз временных циклов при параллельном обращении к различным блокам. ОЗУ служат для хранения исходных данных, программ, промежуточных и окончательных результатов решения. ОЗУ находится в функциональных отношениях с процессором при реализации процесса обработки данных, и является основным внутренним ЗУ машины. ОЗУ может работать в режимах записи, хранения и считывания информации. Функциональные возможности ОЗУ шире, чем ПЗУ: ОЗУ может работать в качестве ПЗУ, т.е. в режиме многократного считывания однократно записанной информации. Основной составной частью микросхемы ОЗУ является массив элементов памяти (ЭП), объединённых в матрицу накопителя. Каждый ЭП имеет свой адрес. Для обращения к ЭП необходимо его «выбрать» с помощью кода адреса, сигналы которого подводят к соответствующим выводам микросхемы. Разрядность кода адреса m, равная числу двоичных единиц в нём, определяет информационную ёмкость микросхемы ОЗУ, т.е. число ЭП в матрице, которое равно 2m. Например, микросхема, у которой число адресных входов равно m=10, содержит в матрице 210=1024 ЭП, т.е. имеет информационную ёмкость 1024 бит = 1 Кбит. Для ввода (записи) и вывода (считывания) информации служит вход и выход микросхемы. Для управления режимом работы микросхемы ОЗУ на специальный вход подаётся сигнал «Запись-считывание». Если его значение равно единице, то устанавливается режим записи бита информации по адресу, указанному кодом адреса. Если же значение сигнала равно нулю, то устанавливается режим чтения информации. Постоянные запоминающие устройства (ПЗУ,ROM), полупостоянные запоминающие устройства (ППЗУ,PROM) Постоянные и полупостоянные ЗУ предназначены для хранения информации, которая не изменяется в процессе решения задачи: различные константы, таблицы, программы специализированных ЭВМ. Постоянные (или долговременные) ЗУ предназначены только для считывания информации в процессе работы устройств ЭВМ. Скорость считывания в ПЗУ должна быть сравнима со скоростью работы узлов процессора. Структурная схема ПЗУ приведена на рис. 1. Рис. 1. Структурная схема ПЗУ Постоянная, не изменяемая в процессе работы ЭВМ информация записана в накопителе информации (НИ). Как правило, ПЗУ строятся по принципу внешней выборки. Код адреса числа принимается в регистр адреса Рга и дешифрируется дешифратором адреса Дша. Выходной сигнал с Дша используют для возбуждения одного из формирователей адресного тока Фта. Выходные сигналы с НИ усиливаются блоком усилителей считывания БУСч и заносятся в виде кода в выходной информационный регистр Рги. Необходимая последовательность управляющих сигналов формируется с помощью блока местного управления (БМУ). Накопители информации строятся с использованием различных запоминающих элементов. По характеру занесения и возможностям замены информации, накопители информации ПЗУ можно разделить на накопители с фиксированной записью информации, электрической перезаписью информации, механической перезаписью информации. В накопителях первой группы, невозможно изменить информацию. В накопителях второй и третьей группы, называемых иначе полупостоянными (перепрограммируемыми) ЗУ и ЗУ с неоперативной сменой информации, возможно изменение информации вне машины или при нахождении блока внутри машины, но со скоростью меньшей скорости работы машины. Наибольший интерес представляют электрически программируемые ПЗУ, поскольку электрическая перезапись обеспечивает неоднократную перепрограммируемость содержимого накопителя ПЗУ. Широкий диапазон применения ПЗУ (ROM) в вычислительной технике обусловлен тем, что они сохраняют данные при выключении питания. Побочным эффектом оказывается невозможность записи. Существует довольно много типов микросхем ROM. В обычные ROM запись осуществляется в ходе технологического процесса производства и в дальнейшем изменить их содержимое невозможно. Микросхемы программируемых ROM (PROM) выпускаются «чистыми» и допускают запись с помощью программатора. После того как PROM запрограммировано, стереть его содержимое невозможно. Микросхемы стираемых PROM (EPROM) имеют небольшое окно, через которое их содержимое можно стереть ультрафиолетовым светом. После стирания их можно перепрограммировать с помощью программатора. Эти EPROM получили широкое применение в вычислительной технике. Буферные запоминающие устройства (БЗУ) Буферные ЗУ – ЗУ, предназначенные для промежуточного хранения информации при её обмене между устройствами, работающими с разной скоростью. Роль буферных ЗУ, как правило, выполняют регистровые схемы (например, в унифицированных адаптерах сопряжения) или ОЗУ с малой ёмкостью памяти (например, в аппаратуре передачи данных).
ВОПРОС №33
|
||||
Последнее изменение этой страницы: 2016-12-12; просмотров: 686; Нарушение авторского права страницы; Мы поможем в написании вашей работы! infopedia.su Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Обратная связь - 18.191.178.16 (0.015 с.) |