Срез синхроимпульса, а триггер второй сту-
Содержание книги
- Самый правый разряд называется младшим, а самый левый - старшим.
- Количественное значение одной единицы разряда называется весом разряда.
- Установленные для данной системы Разрядная сетка и правило записи в ней двоичных чисел, называется форматом.
- Электрическим сигналом называется электрическое напряжение или ток, параметры которого меняются в соответствии с передаваемым сообщением.
- Для технической реализации любой ФАЛ используют схемы, называемые логическими элементами.
- Такое правило записи соответствует полностью определённому кцу.
- Тождества также отражают правила эквивалентной замены одного логического элемента другим.
- Каждая отмечаемая клетка расположена на пересечении строк и столбцов таблицы, одноимённых с аргументами соответствующего члена функции.
- Минимальный набор ФАЛ, позволяющий представить любую функцию от произвольного числа аргументов, называется минимальным базисом.
- Дешифраторы используются для формирования управляющих сигналов.
- Шифраторы используются в устройствах ввода информации в цифровые системы.
- Кодовые слова в этом случае называются операндами. Операнд - это любое число, участвующее в некоторой операции.
- Устройства, преобразующие слова одной кодовой системы в слова другой кодовой системы, называются преобразователями кодов.
- Пцу работают, как правило, циклами. Цикл состоит из нескольких тактов. В каждом такте под воздействием входного слова пцу переходит из одного состояния в другое и выдаёт выходное слово.
- Для полного описания триггера достаточно задать его структурную схему из базовых логических элементов и закон функционирования в виде таблицы переходов.
- Срез синхроимпульса, а триггер второй сту-
- Первый же открыт для приёма информации по входам j и К.
- Тип триггеров выбирается по принципу наибольшего совпадения правила работы триггера с правилами работы проектируемого автомата.
- Характерной чертой асинхронного счётчика является то, что импульсы счёта поступают только на триггер младшего разряда. Счётный же вход каждого последующего триггера соединён с выходом предыдущего.
- В реверсивном счётчике объединяются схемы суммирующего и вычитающего счётчиков. Кроме того, предусматривается возможность управления направлением счёта.
пени за счёт инвертора - на фронт синхро-
1 импульса.
Пусть триггер второй ступени находится в состоянии 1. Тогда триггер пер- Т вой ступени по срезу синхросигнала установит- t ся в состояние 0. Q1 Триггер второй ступени перепишет этот 0 t по фронту синхросигнала. Q1 В результате по срезу синхросигнала пер- t вый триггер установится в единичное состоя- Q ние, которое перепишется вторым триггером
t по фронту синхросигнала.
Далее этот процесс повторяется.
Tt Qt+1 Режим ТТ Q Таким образом, закон функциониро-
1 Qt Хран. Т вания рассмотренного триггера описы-
0 Qt Хран. Q вается следующей таблицей переходов:
Qt Счёт А его условное графическое обозна-
чение имеет вид:
V TT Q Разновидностью Т-триггера является TV-триггер, имею-
щий следующее условное графическое обозначение:
T Q Сигнал по входу V либо разрешает триггеру счётный режим (V=1), либо переводит его в режим хранения последнего по времени состояния (V=0).
С Т Q В интегральном исполнении Т-триггеры не выпускаются,
поскольку легко могут быть получены на базе, например, D-
D Q триггера:
Действительно, для организации счётного режима необходимо в каждом такте на D-входе обеспечить сигнал, инверсный текущему состоянию D-триггера. Поскольку этот сигнал формируется на инверсном выходе триггера, то цель будет достигнута соединением его с входом D.
3.6. Универсальный JK-триггер.
JK-триггер имеет два информационных входа J и К и вход синхронизации С.
В интегральном исполнении JK-триггеры выпускаются с динамическим управлением по входу С, причём в одной микросхеме может быть несколько триггеров.
В маркировке микросхем JK-триггеров используются буквы ТВ, например, К155ТВ1.
J & &
JK-триггеры имеют S T S T Q
двухступенчатую структуру,
один из вариантов которой K & R & R Q
имеет вид: C
1
Закон функционирования такого триггера задаётся таблицей переходов: Ct Jt Kt Qt+1 Режим Условно изображается следующим образом: 0 ~ ~ Qt Хран. J TT Q 1 ~ ~ Qt Хран. Как видно из таблицы переходов, ак- С 1 0 1 Уст. 1 тивный сигнал (1) на J-входе приводит к К Q 0 1 0 Уст. 0 переключению триггера в состояние 1, а 1 1 Qt Счёт на К-входе - в состояние 0.
По этой причине вход J называют входом установки 1, а вход К - входом установки нуля.
Рассмотрим динамику работы приведённого триггера. С При С=0 входы J и K заблокированы t и триггер первой ступени находится в J режиме хранения. t В то же время за счёт инвертора вхо- K ды триггера второй ступени открыты и t он воспринимает состояние триггера Q первой ступени. t
При С=1 логическая связь между триггерами первой и второй ступени разрушается, причём последний переходит в режим хранения.
|