Ключ на полевых транзисторах. 


Мы поможем в написании ваших работ!



ЗНАЕТЕ ЛИ ВЫ?

Ключ на полевых транзисторах.



Как известно, полевой транзистор в области малых напряжений сток-исток ведет себя как резистор, сопротивление которого может изменяться во много раз при изменении управляющего напряжения затвор-исток Uзи. На рис изображена упрощенная схема последовательного ключа на полевом транзисторе с управляющим pn-переходом.

Рис. Последовательный ключ на полевом транзисторе с управляющим pn-переходом

Если в этой схеме управляющее напряжение Uупр установить меньшим, чем минимально-возможное входное напряжение, по крайней мере на величину порогового напряжения транзистора, транзистор закроется и выходное напряжение станет равным нулю. Для того, чтобы транзистор был открыт, напряжение затвор-исток Uзи следует поддерживать равным нулю, что обеспечивает минимальное сопротивление канала. Если же это напряжение станет больше нуля, управляющий pn-переход откроется, и выход ключа окажется соединенным с цепью управления. Если напряжение Uупр установить большим, чем максимально-возможное входное напряжение ключа, диод VD закроется и напряжение Uзи будет, как это и требуется, равно нулю. При достаточно большом отрицательном управляющем напряжении диод будет открыт, а полевой транзистор закрыт. В таком режиме работы через резистор R1 течет ток от источника входного сигнала в цепь управляющего сигнала. Это не мешает нормальной работе схемы, так как выходное напряжение ключа в этом режиме равно нулю. Нарушение нормального режима работы такой схемы может произойти лишь в случае, если цепь входного сигнала содержит разделительный конденсатор, который при закрытом транзисторе ключа зарядится до отрицательного уровня управляющего напряжения.

 


 

ДТЛ-логика

Диодно-транзисторная логика (ДТЛ) — технология построения цифровых схем на основе биполярных транзисторов, диодов и резисторов. Своё название технология получила благодаря реализации логических функций (например, И) с помощью диодных цепей, а усиления сигнала — с помощью транзистора

Принцип работы:


Показанная на рисунке схема представляет собой типичный элемент 2И-НЕ:

Если хотя бы на одном из входов уровень логического нуля то ток R1 течет через диод во входную цепь. На анодах напряжение 0,7В, которого недостаточно для открывания транзистора, для того чтобы его ввести в режим насыщения. На выходе формируется уровень логической единицы. Если на все входы поступает уровень логической единицы, ток R2 течет через R1 в базу транзистора, образуя на анодах падение напряжения 1,4В. Поскольку напряжение уровня логической единицы больше этой величины входы диодов обратносмещены и не учавствуют в работе схемы. Транзистор открыт в режиме насыщения, ток нагрузки втекает в транзистор значительно больший по величине тока нагрузки при уровне логической единицы.

Преимущества и недостатки:

Основное преимущество ДТЛ над более ранней технологией РТЛ — возможность создания большого числа входов. Задержка прохождения сигнала по-прежнему достаточно высока, из-за медленного процесса утечки заряда с базы в режиме насыщения (когда все входы имеют высокий уровень) при подаче на один из входов низкого уровня. Эту задержку можно уменьшить подключением базы транзистора через резистор к общему проводу или к источнику отрицательного напряжения.

В более современной и эффективной технологии ТТЛ данная проблема решена путём замены диодов на мультиэмиттерный транзистор. Это также уменьшает площадь кристалла (в случае реализации в виде интегральной схемы), и соответственно позволяет добиться более высокой плотности элементов.

Логические элементы на основе ДТЛ являлись основой для многих ЭВМ второго поколения, например БЭСМ-6, IBM 1401.

 

КМОП логика

КМОП (К-МОП; комплементарная логика на транзисторах металл-оксид-полупроводник; англ. CMOS, Complementary-symmetry/metal-oxide semiconductor) — технология построения электронных схем. В технологии КМОП используются полевые транзисторы с изолированным затвором с каналами разной проводимости. Отличительной особенностью схем КМОП по сравнению с биполярными технологиями (ТТЛ, ЭСЛ и др.) является очень малое энергопотребление в статическом режиме (в большинстве случаев можно считать, что энергия потребляется только во время переключения состояний). Отличительной особенностью структуры КМОП по сравнению с другими МОП-структурами (N-МОП, P-МОП) является наличие как n-, так и p-канальных полевых транзисторов; как следствие, КМОП-схемы обладают более высоким быстродействием и меньшим энергопотреблением, однако при этом характеризуются более сложным технологическим процессом изготовления и меньшей плотностью упаковки. Подавляющее большинство современных логических микросхем, в том числе, процессоров, используют схемотехнику КМОП.

Технология:

Для примера рассмотрим схему вентиля 2И-НЕ, построенного по технологии КМОП.

Если на оба входа A и B подан высокий уровень, то оба транзистора снизу на схеме открыты, а оба верхних закрыты, то есть выход соединён с землёй.

Если хотя бы на один из входов подать низкий уровень, соответствующий транзистор сверху будет открыт, а снизу закрыт. Таким образом, выход будет соединён с напряжением питания и отсоединён от земли.

В схеме нет никаких нагрузочных сопротивлений, поэтому в статическом состоянии через КМОП-схему протекают только токи утечки через закрытые транзисторы, и энергопотребление очень мало. При переключениях электрическая энергия тратится в основном на заряд емкостей затворов и проводников, так что потребляемая (и рассеиваемая) мощность пропорциональна частоте этих переключений (например, тактовой частоте процессора).

 


 

ЭСЛ – логика.

Эми́ттерно-свя́занная ло́гика (ЭСЛ) — семейство цифровых интегральных микросхем на основе дифференциальных транзисторных каскадов. ЭСЛ является самой быстродействующей из всех типов логики, построенной на биполярных транзисторах. Это объясняется тем, что транзисторы в ЭСЛ работают в линейном режиме, не переходя в режим насыщения, выход из которого замедлен. Низкие значения логических перепадов в ЭСЛ-логике способствуют снижению влияния на быстродействие паразитных ёмкостей.

Основная деталь ЭСЛ-логики — схема потенциального сравнения, собранная не на диодах (как в ДТЛ), а на транзисторах. Схема представляет собой транзисторы, соединённые эмиттерами и подключенные к корпусу (или питанию) через резистор. При этом транзистор у которого напряжение на базе выше пропускает через себя основной ток. Как правило один транзистор в схеме сравнения подключен к опорному уровню, равному напряжению логического порога, а остальные транзисторы являются входами. Выходные цепи схемы сравнения поступают на усилительные транзисторы, а с них — на выходные эмиттерные повторители.

Эмиттерный повторитель — способ включения транзистора, когда коллектор подключен к шине питания, а эмиттер является выходом. Напряжение на выходе эмиттера практически соответствует напряжению на базе, куда подаётся входной сигнал. Поэтому он и называется повторителем. Повторитель усиливает ток, не усиливая напряжения. Используется в основном для согласования высокого выходного сопротивление источника сигнала с малым сопротивлением нагрузки.

Особенностью ЭСЛ является повышенные скорость (150 МГц уже в первых образцах 60-х годов и 0,5-2ГГц в 70-80хх) и энергопотребление по сравнению с ТТЛ и КМОП (на низких частотах, на высоких — примерно равное), низкая помехоустойчивость, низкая степень интеграции (ограниченная, в частности, большой потребляемой мощностью каждого элемента, что не позволяет разместить в одном корпусе много элементов, т.к. это приведёт к перегреву) и как следствие — высокая стоимость.

 


 



Поделиться:


Последнее изменение этой страницы: 2016-09-18; просмотров: 762; Нарушение авторского права страницы; Мы поможем в написании вашей работы!

infopedia.su Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Обратная связь - 3.145.156.46 (0.008 с.)