Описание микроконтроллера MC68HC11E9. 


Мы поможем в написании ваших работ!



ЗНАЕТЕ ЛИ ВЫ?

Описание микроконтроллера MC68HC11E9.



Пояснительная записка

к курсовой работе

по курсу:

“Микропроцессорные системы”

 

 

Работу выполнил

студент группы 4043КФ: Савенко В.Р.

 

Санкт-Петербург

2013 год

Содержание

Введение. 3

Описание микроконтроллера AT4414. 4

Описание SN74LS 164 - 555ИР8 (8-разрядный сдвиговый регистр) 11

Схема алгоритма работы микропроцессорной системы. 14

Программа на языке ассемблера микроконтроллера AT4414. 17

Заключение. 19

 


Введение

 

В ходе курсовой работы необходимо составить программу проверки работоспособности конкретной микросхемы с помощью заданного микроконтроллера, в данном случае микроконтроллера MC68HC11E9

Для решения этой задачи необходимо познакомится с архитектурой микроконтроллера и его системы команд, нарисовать схему подключения проверяемой микросхемы и элементов индикации (светодиодов) к выбранным портам микроконтроллера, программно задать направление работы портов и обеспечить выдачу тестовых воздействий приём и проверку сигналов состояния микросхемы. При обнаружении в ходе выполнения программы некорректных состояний микросхемы сигнал ошибки выводится на индикацию.


Описание микроконтроллера MC68HC11E9.

Контроллер MC68HC11E9.

В состав МК входит постоянная ROM, загружаемая EEPROM, оперативная RAM память и блок регистров RGBL (рис.1). Программно доступны два байтовых аккумулятора A,B, регистр признаков CCR и двухбайтовые индексные регистры IX, IY, указатель стека SP и счетчик команд PC. Блоки SCI и SPI используются для организации последова- тельного обмена через контакты порта PD, через порт PE в блок ADC может вводится 8 аналоговых сигналов, порт PA обслуживает блок таймера TMR. Адреса всех регистров портов и периферийных блоков находятся в зоне RGBL. К контактам EXTAL и XTAL подключается кварцевый резонатор, на вход RST# подается сигнал сброса, на входы IRQ# и XIRQ# - запросы прерываний. При частоте резонатора F1=8 МГц выходная частота на контакте Е составляет 2 МГц, время выполнения короткой команды - 2 цикла Е (1 мкс). Цифровое питание подается через контакты VDD, VSS, аналоговое - через контакты VRH, VRL.

Распределение адресного пространства приведено в табл.1.

Если при сбросе установлено состояние контактов MODA=1, MODB=1, то в свободные адресные зоны можно подключать внешнюю память и периферийные устройства, при этом через порт PC выдается младший байт адреса (со стробом AS), затем через РС выдаются (R/W=0) или принимаются (R/W=1) данные по стробу синхронизации Е. Старший байт адреса выдается через порт РВ. Если свободные адреса не нужны, то при сбросе фиксируется состояние контактов MODA=0, MODB=1 и порты РВ и РС можно использовать для прямого управления внешними устрой- ствами. Обозначение сигналов при различных функциях контактов кристалла при- ведено в табл.2, сами функции поясняются ниже.

Блок SCI используется для организации асинхронного последовательного канала. Линия приема R*D (PD0), линия выдачи T*D(PD1). Передача начинается со стартового бита низкого уровня, затем следуют 8 или 9 информационных бит (начиная с младшего разряда) и стоп-бит высокого уровня. Формат регистров блока приведен в табл.3. Регистр SCCR1 задает 8 или 9 битовый формат посылки (бит М) и режим активизации пассивного приемника (бит WAKE). При WAKE=0 приемник акти- визируется при отсутствии передачи в течение 10 бит, при WAKE=1 приемник акти- визируется по единичному старшему биту посылки (адресный маркер). Для перевода приемника в пассивный режим достаточно установить бит RWU=1 в регистре SCCR2. Биты R8 и T8 в регистре SCCR1 фиксируют девятые биты посылки при приеме и вы- даче при установленном бите M=1. Основные 8 бит приема и 8 бит выдачи фиксиру- ются в буфере SCDR.

4 старших бита SCCR2 разрешают прерывания по различным флагам регистра SCSR, биты TE и RE разрешают выдачу и прием, установка SBK=1 генерирует нуле- вые посылки на линии выдачи. Биты OR, NF, FE в регистре SCSR фиксируют различ- ные ошибки на приеме. Установка бит в регистре BAUD задает различные коэффи- циенты К1 и К2 деления частоты кварца кристалла при генерации скорости приема и выдачи информации. При частоте резонатора F1 (в герцах) скорость передачи в бодах определяется соотношением

BOD = F1 / 64 / K1 / K2

Блок SPI используется для синхронной последовательной выдачи информации по линии MOSI (PD3) и приема по линии MISO (PD2). Линия синхронизации SCK (PD4) работает на выдачу, если блок является хозяином (master), и на прием, если блок является слугой (slave). Перед выдачей байт загружается в буфер SPDR и передается начиная со старшего бита. Выдача совмещена с приемом и по ее окон- чании из буфера SPDR можно прочитать принятый байт. На вход SS# (PD5) подается SS#=1 для master и SS#=0 для slave. Формат регистров блока SPI приведен в табл. 4 - 5. При частоте резонатора F1 частота синхронизации FSCK определяется соотношением

FSCK = F1 / 4 / K

Где величина К задается полем SPR1-0 в регистре SPCR. При окончании передачи взводится флаг SPIF в регистре SPSR.

В блоке ADC имеется аналоговый коммутатор на 8 каналов и 8-разряд- ный АЦП. Если задано одноканальное преобразование (в регистре ADCTL бит MULT=0, табл.5), то после записи байта в ADCTL выполняются 4 преобразова- ния для заданного канала (поле CN2-0), результаты последовательно записы- ваются в регистры ADR1,...,ADR4 и взводится флаг CCF. При SCAN=0 работа АЦП останавливается, при SCAN=1 она продолжается по циклу, т.е. пятый резуль- тат записывается в ADR1. При многоканальном преобразовании (MULT=1) в ADR1,...,ADR4 фиксируются результаты из каналов 0,1,2,3 (при CN2=0) либо из каналов 4,5,6,7 (CN2=1). Фиксация также возможна либо 4-кратная (SCAN=0) либо непрерывная (SCAN=1). Время одного преобразования - 32 цикла (16 мкс при E=2 МГц).

Система команд приведена в табл.6. Если за именем команды следует опреанд 'op', возможно несколько видов адресации, запись которых на Ассемб- лере и формирование адреса поясняется в табл.8. Содержимое адреса памяти для всех видов в табл.6 обозначено символом М, содержимое двух соседних адресов символами ММ. В отдельных командах пара аккумуляторов A и B могут работать как двухбайтовое слово AB. Формирование признаков одинаково для двух команд одной строки и поясняется в последней графе, сами признаки фиксируются в регистре CCR и поясняются и табл.7. При сбросе устанавливаются в 1 признаки S, X, I, значение остальных признаков не определено.

В качестве иллюстрации ниже приводится программа ввода информации из 4 каналов АЦП с записью информации в оперативную память (имена регистров можно употреблять как расширенные адреса).

LDX #ADR1

LDY #$100

LDAB #4

LDAA #$20

STAA ADCTL; пуск ADC

M1 TST ADCTL

BPL M1; не готово

M3 LDAA 0,X

STAA 0,Y; запись в ОЗУ

INX

INY

DECB

BNE M3; следующий канал

Рис.1 Ресурсы контроллера MC68HC11E9

Таблица 1. Распределение адресного пространства.

FF RAM

F Register Block

B600 - B7FF EEPROM

Таблица 2. Альтернативные функции контактов.

PA0/IC3 PD0/R*D

PA1/IC2 PD1/T*D

PA2/IC1 PD2/MISO

PA3/OC5 PD3/MOSI

PA4/OC4 PD4/SCK

PA5/OC3 PD5/SS#

PA6/OC2

PA7/OC1

PB7-0/A15-8 PE7-0/AN7-0

PC7-0/A7-0..D7-0

Регистр конфигурации OPTION адрес $1039 биты имя сброс назначение

Не использ.

Таблица 3. Формат регистров блока SCI

Регистр управления SCCR1 адрес $102C биты имя сброс назначение

R8 - 9 бит на приеме

T8 - 9 бит на выдаче

Не исп.

M 0 0/1.. 8/9 бит в посылке

WAKE 0 0..пауза 1..маркер

Не исп.

Регистр управления SCCR2 адрес $102D биты имя сброс назначение

7 TIE 0 1..прерыв если TDRE=1

6 TCIE 0 1..прерыв если TC=1

5 RIE 0 1..прерыв если RDRF=1

4 ILIE 0 1..прерыв если IDLE=1

TE 0 1..разреш выдачи

RE 0 1..разреш приема

RWU 0 1..пассивный приемник

SBK 0 1..нулевая выдача

Регистр состояния SCSR адрес $102E биты имя сброс назначение

TDRE 1 1..буфер выдачи пуст

TC 1 1..выдача закончена

IDLE 0 1..пауза приема

OR 0 1..ошибка наложения

NF 0 1..флаг шума

FE 0 1..ошибка кадра

Не использ.

Регистр скорости BAUD адрес $102B биты имя сброс назначение

TCLR 0 фабр.тест

Не использ.

SCP1-0 00 K1 (00-1, 01-3, 10-4, 11-13)

RCKB 0 фабр.тест

2-0 SCR2-0 000 K2 (000-1, 001-2, 010-4,...,111-128)

Буфер приема и выдачи SCDR адрес $102F 8 бит приема (при чтении) и 8 бит выдачи (при записи). Передача начинается с младшего бита (после старт-бита).

Таблица 4 Формат регистров блока SPI.

Регистр управления SPCR адрес $1028 биты имя сброс назначение

SPE 0 1..разреш. блока SPI

MSTR 0 0/1..slave/master

SPR1-0 UU K (00-2, 01-4, 10-16, 11-32)

Регистр состояния SPSR адрес $1029 биты имя сброс назначение

Не использ.

Не использ.

Буфер приема-выдачи SPDR адрес $102A

Таблица 5. Формат регистров блока ADC.

Регистр управления/состояния ADCTL адрес $1030 биты имя сброс назначение

7 CCF 0 1..все 4 рез-та готовы (CCF=0 при записи в ADCTL)

Не использ.

Заключение

 

По мере выполнения работы над курсовиком я познакомился с архитектурой микроконтроллера Atmel AT4414 и его системой команд, научился рисовать схему подключения микросхемы и элементов индикации (светодиодов) к выбранным портам микроконтроллера, программно задавать направление работы портов и обеспечить выдачу тестовых воздействий приём и проверку сигналов состояния микросхемы.

Пояснительная записка

к курсовой работе

по курсу:

“Микропроцессорные системы”

 

 

Работу выполнил

студент группы 4043КФ: Савенко В.Р.

 

Санкт-Петербург

2013 год

Содержание

Введение. 3

Описание микроконтроллера AT4414. 4

Описание SN74LS 164 - 555ИР8 (8-разрядный сдвиговый регистр) 11

Схема алгоритма работы микропроцессорной системы. 14

Программа на языке ассемблера микроконтроллера AT4414. 17

Заключение. 19

 


Введение

 

В ходе курсовой работы необходимо составить программу проверки работоспособности конкретной микросхемы с помощью заданного микроконтроллера, в данном случае микроконтроллера MC68HC11E9

Для решения этой задачи необходимо познакомится с архитектурой микроконтроллера и его системы команд, нарисовать схему подключения проверяемой микросхемы и элементов индикации (светодиодов) к выбранным портам микроконтроллера, программно задать направление работы портов и обеспечить выдачу тестовых воздействий приём и проверку сигналов состояния микросхемы. При обнаружении в ходе выполнения программы некорректных состояний микросхемы сигнал ошибки выводится на индикацию.


Описание микроконтроллера MC68HC11E9.

Контроллер MC68HC11E9.

В состав МК входит постоянная ROM, загружаемая EEPROM, оперативная RAM память и блок регистров RGBL (рис.1). Программно доступны два байтовых аккумулятора A,B, регистр признаков CCR и двухбайтовые индексные регистры IX, IY, указатель стека SP и счетчик команд PC. Блоки SCI и SPI используются для организации последова- тельного обмена через контакты порта PD, через порт PE в блок ADC может вводится 8 аналоговых сигналов, порт PA обслуживает блок таймера TMR. Адреса всех регистров портов и периферийных блоков находятся в зоне RGBL. К контактам EXTAL и XTAL подключается кварцевый резонатор, на вход RST# подается сигнал сброса, на входы IRQ# и XIRQ# - запросы прерываний. При частоте резонатора F1=8 МГц выходная частота на контакте Е составляет 2 МГц, время выполнения короткой команды - 2 цикла Е (1 мкс). Цифровое питание подается через контакты VDD, VSS, аналоговое - через контакты VRH, VRL.

Распределение адресного пространства приведено в табл.1.

Если при сбросе установлено состояние контактов MODA=1, MODB=1, то в свободные адресные зоны можно подключать внешнюю память и периферийные устройства, при этом через порт PC выдается младший байт адреса (со стробом AS), затем через РС выдаются (R/W=0) или принимаются (R/W=1) данные по стробу синхронизации Е. Старший байт адреса выдается через порт РВ. Если свободные адреса не нужны, то при сбросе фиксируется состояние контактов MODA=0, MODB=1 и порты РВ и РС можно использовать для прямого управления внешними устрой- ствами. Обозначение сигналов при различных функциях контактов кристалла при- ведено в табл.2, сами функции поясняются ниже.

Блок SCI используется для организации асинхронного последовательного канала. Линия приема R*D (PD0), линия выдачи T*D(PD1). Передача начинается со стартового бита низкого уровня, затем следуют 8 или 9 информационных бит (начиная с младшего разряда) и стоп-бит высокого уровня. Формат регистров блока приведен в табл.3. Регистр SCCR1 задает 8 или 9 битовый формат посылки (бит М) и режим активизации пассивного приемника (бит WAKE). При WAKE=0 приемник акти- визируется при отсутствии передачи в течение 10 бит, при WAKE=1 приемник акти- визируется по единичному старшему биту посылки (адресный маркер). Для перевода приемника в пассивный режим достаточно установить бит RWU=1 в регистре SCCR2. Биты R8 и T8 в регистре SCCR1 фиксируют девятые биты посылки при приеме и вы- даче при установленном бите M=1. Основные 8 бит приема и 8 бит выдачи фиксиру- ются в буфере SCDR.

4 старших бита SCCR2 разрешают прерывания по различным флагам регистра SCSR, биты TE и RE разрешают выдачу и прием, установка SBK=1 генерирует нуле- вые посылки на линии выдачи. Биты OR, NF, FE в регистре SCSR фиксируют различ- ные ошибки на приеме. Установка бит в регистре BAUD задает различные коэффи- циенты К1 и К2 деления частоты кварца кристалла при генерации скорости приема и выдачи информации. При частоте резонатора F1 (в герцах) скорость передачи в бодах определяется соотношением

BOD = F1 / 64 / K1 / K2

Блок SPI используется для синхронной последовательной выдачи информации по линии MOSI (PD3) и приема по линии MISO (PD2). Линия синхронизации SCK (PD4) работает на выдачу, если блок является хозяином (master), и на прием, если блок является слугой (slave). Перед выдачей байт загружается в буфер SPDR и передается начиная со старшего бита. Выдача совмещена с приемом и по ее окон- чании из буфера SPDR можно прочитать принятый байт. На вход SS# (PD5) подается SS#=1 для master и SS#=0 для slave. Формат регистров блока SPI приведен в табл. 4 - 5. При частоте резонатора F1 частота синхронизации FSCK определяется соотношением

FSCK = F1 / 4 / K



Поделиться:


Последнее изменение этой страницы: 2016-08-15; просмотров: 264; Нарушение авторского права страницы; Мы поможем в написании вашей работы!

infopedia.su Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Обратная связь - 18.227.161.132 (0.06 с.)